Subfamilia CMOS con velocidad de operación hasta cerca de 1MHz (tiempos de propagación típicos de 30nS) y muy bajo consumo de potencia, alta impedacia de entrada (las entradas no usadas se deben conectar a 1 o a 0 ya que pueden captar ruido fácilmente), voltaje de operación típico de 3V a 15V.
Arreglo de 2 pares de transistores MOSFET complementarios + 1 inversor de MOSFET's. Alimentación 3 V a 18 V. Tecnología CMOS. Original
6 compuertas inversoras (NOT) con entradas Schmitt trigger. CMOS. Original
2 flip-flops tipo D independientes, capacidad de set y reset, salidas complementadas. CMOS. Original
Contador / Divisor por décadas de 5 etapas tipo Johnson con 10 salidas decodificadas y salida de carry. Original
PLL (Phase Locked Loop ó Lazo Enganchado en Fase) con VCO, 1.4 MHz, bajo consumo de potencia, amplio rango de alimentación. CMOS
Multivibrador monoestable/astable, salidas complementarias, disparo por flanco de subida o de bajada, habilitador astable, opción de redisparo, reset externo, bajo consumo. CMOS. Encapsulado DIP. Original.
6 compuertas inversoras (NOT) y conversores de niveles de CMOS a DTL/TTL. Tecnología CMOS. Original
6 buffers non inverting (YES), the inputs high level signal can exceed the VDD supply voltage for use as logic level converter. CMOS. DIP package. Original
1 suiche SP8T de estado sólido. Pueden transmitir, multiplexar o suichear señales tanto análogas como digitales. Tecnología CMOS. Original
1 suiche DP4T bilateral de estado sólido. Pueden transmitir, multiplexar o suichear señales tanto análogas como digitales. Tecnología CMOS. Original
3 suiches SPDT bilaterales de estado sólido. Pueden transmitir, multiplexar o suichear señales tanto análogas como digitales. Tecnología CMOS. Original
4 suiches SPST bilaterales de estado sólido. Pueden transmitir, multiplexar o suichear señales tanto análogas como digitales. Tecnología CMOS. Original